Paměťové registry
8-bitový paměťový registr 4-bitový paměťový registr Na rozdíl od posuvných registrů a čítačů jsou v paměťovém registru jednotlivé stupně (paměťové buňky) navzájem nezávislé. Kapacita paměťového registru je dána počtem použitých paměťových buněk. Na registr působí tyto signály - hodinové pulsy - pravidelný interval => generátor hodinových impulsů; - nepravidelný interval => náhodné generování hodinových impulsů; - paralelní vstupy (zápis vstupní informace od jednotlivých na sobě nezávislých čidel či datových vedení) - reset (nulování) registru – obsah načtené datové informace v jednotlivých paměťových buňkách se maže => datová hodnota na výstupech = 0 (L) (OFF). 8-bitový paměťový registr CP Reset (MR) D4 D5 D6 D7 D0 D1 D2 D3 Q4 Q5 Q6 Q7 Q0 Q1 Q2 Q3 4-bitový paměťový registr D0 D1 D2 D3 Q0 Q1 Q2 Q3 CP Reset (MR)
Čtyřbitový paměťový registr z JK obvodů
Čtyřbitový paměťový registr z JK obvodů
Nakresli a definuj obecné schéma paměťového registru. Otázky ke zkoušení Nakresli a definuj obecné schéma paměťového registru. Nakresli zapojení čtyřbitového paměťového registru z obecných D obvodů. Nakresli zapojení čtyřbitového paměťového registru z obecných JK obvodů. Popiš zápis datové hodnoty 0 nebo 1 do paměťového registru. & 1