VY_32_INOVACE_pszczolka_ Vstupy a výstupy čítače

Slides:



Advertisements
Podobné prezentace
Paměťové registry z JK obvodů
Advertisements

Klopné obvody RS JK D asynchronní K.O. základní klopné obvody
ČÍSLICOVÁ TECHNIKA asynchronní čítače
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Přenosové soustavy VY_32_INOVACE_pszczolka_ Synchronní čítač Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám -
Regulátory v automatizaci
Hardware číslicové techniky
Hardware číslicové techniky
Hardware číslicové techniky
Elektronické zesilovače
VY_32_INOVACE_Maslovsky_ Ochrana před dotykem neživých částí
Elektrické měřící přístroje
Právní úprava cestovního ruchu v ČR
Elektrické měřící přístroje
VY_32_INOVACE_pszczolka_ Čítače - test
Elektrické měřící přístroje
POŽIVATINY ŽIVOČIŠNÉHO PŮVODU
VY_32_INOVACE_ Snímače tlaku
Elektronické součástky a obvody
Výukový materiál zpracován v rámci projektu
Základní pojmy v automatizační technice
Číslicová technika.
Logické funkce a obvody
Regulátory v automatizaci
Základní formy prodeje
VY_32_INOVACE_Rypkova_ Oscilátory
VY_32_INOVACE_ Snímače hladiny
ZÁKLADY ZBOŽÍZNALSTVÍ
VY_32_INOVACE_pszczolka_ Registry – paralelní, sériový
VY_32_INOVACE_Rypkova_ Reproduktorové výhybky I. a II. řádu
Regulátory v automatizaci
Výukový materiál zpracován v rámci projektu
VY_32_INOVACE_Salamonova_ Polevy - význam
Elektronické součástky a obvody
Číselné soustavy a kódy
Domovní elektrická instalace
VY_32_INOVACE_pszczolka_ Čítače – základní stupeň
ÚLOHA STÁTU V TRŽNÍ EKONOMICE
Hardware číslicové techniky
Autor: Pszczółka Tomáš
Výukový materiál zpracován v rámci projektu EU peníze školám
„EU peníze středním školám“
Logické funkce a obvody
Číslicová technika.
Regulátory v automatizaci
VY_32_INOVACE_pszczolka_ Registry - test
VY_32_INOVACE_ Regulace
Fázorové diagramy v obvodech střídavého proudu
Důlní elektrické přístroje
Důlní elektrické přístroje
ÚLOHA STÁTU V TRŽNÍ EKONOMICE
Inf Vývojový diagram.
Důlní požáry a chemismus výbušniny
Přenosové soustavy Autor: Pszczółka Tomáš VY_32_INOVACE_pszczolka_
Elektrické měřící přístroje
Výukový materiál zpracován v rámci projektu
VY_32_INOVACE_pszczolka_ Registr kruhový - aplikace
Logické funkce a obvody
Elektronické součástky a obvody
Autor: Pszczółka Tomáš
Suroviny pro cukráře I. ročník VY_32_INOVACE_
Fázorové diagramy v obvodech střídavého proudu
Hardware číslicové techniky
Elektrické měřící přístroje
Inf Rastová a vektorová grafika
Logické funkce a obvody
Důlní elektrické přístroje
Logické funkce a obvody
Logické funkce a obvody
Organizace práce na prodejně
Transkript prezentace:

VY_32_INOVACE_pszczolka_ 06-3-07-Vstupy a výstupy čítače Přenosové soustavy VY_32_INOVACE_pszczolka_ 06-3-07-Vstupy a výstupy čítače Autor: Pszczółka Tomáš Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám - OP VK 1.5. CZ.1.07/1.5.00/34.0195 – Individualizace a inovace výuky

Anotace Žák získá základní znalosti z oblasti integrovaných čítačů. Bude znát jejich: Vlastnosti Strukturu Popis vývodů

Integrované čítače – návaznost, aktivizace S čítači jsme se již seznámili v souvislosti s aplikací klopných obvodů. Jsou to tedy sekvenční logické systémy, které čítají hodinové impulzy. Budeme zde popisovat obvody: Integrovaný čítač 7490 Integrovaný čítač 7492 Integrovaný čítač 7493

Integrovaný čítač 7490 - popis Je to čtyřbitový asynchronní dekadický čítač Skládá se ze 4 JK klopných obvodů Struktura integrovaného čítače je rozdělená na čítač modulo 2 a modulo 5. Tedy jedná se o dva samostatné čítače, které můžeme spojit za sebe (Q0 s CP2). Získáme pak čítač modulo 10.

Integrovaný čítač 7490 - popis Obsahuje nulovací obvod Navíc má nastavovací (set) obvod Reaguje na sestupnou hranu Obrázek 1: Pouzdra integrovaného čítače 7490 [2]

Integrovaný čítač 7490 - popis Popis vývodu: CP1 - Vstup čítače modulo 2 CP2 - Vstup čítače modulo 5 MR1, MR2 – Vstupy nulování Q0, Q1, Q2, Q3 – Výstupy čítače MS1, MS2 – Vstupy nastavení Obrázek 2: a) Zapojení vývodu pouzdra 7490 [1] b) Struktura 7490 [1]

Integrovaný čítač 7492 - popis Je to čtyřbitový asynchronní dekadický čítač Skládá se ze 4 JK klopných obvodů Struktura integrovaného čítače je rozdělená na čítač modulo 2 a modulo 6. Tedy jedná se o dva samostatné čítače, které můžeme spojit za sebe (Q0 s CP2). Obsahuje nulovaní obvod Reaguje na sestupnou hranu

Integrovaný čítač 7493 - popis Je to čtyřbitový asynchronní binární čítač → čítá do 15 (modulo 16). Skládá se ze 4 JK klopných obvodů (stejně jako u JK asynchronního, avšak obvod A není propojen s obvodem B). Struktura integrovaného čítače je rozdělená na čítač modulo 2 a modulo 8. Tedy jedná se o dva samostatné čítače, které můžeme spojit za sebe (Q0 s CP2). Reaguje na sestupnou hranu

Integrovaný čítač 7493 - popis Popis vývodu: CP1 - Vstup čítače modulo 2 CP2 - Vstup čítače modulo 8 MR1, MR2 – Vstupy nulování Q0, Q1, Q2, Q3 – Výstupy čítače Obrázek 3: a) Zapojení vývodu pouzdra 7493 [1] b) Struktura 7493 [1]

POUŽITÁ LITERATURA JEDLIČKA, Petr. Přehled obvodů řady TTL 7400. 2. vyd. Praha: BEN - technická literatura, 2005, 287 s. ISBN 80-730-0169-1 INDUCTIVELOAD. DIP14, 7490 [online]. 2009, [cit. 2013-06-25]. Dostupné z: http://commons.wikimedia.org/wiki/File:DIP14,_7490,_(shaded,_isometric).svg