Kombinační logické obvody

Slides:



Advertisements
Podobné prezentace
Demultiplexery Střední odborná škola Otrokovice
Advertisements

Základy IT Tomáš Sládek
Digitální učební materiál
ALTERA Cyclone II 4608 – LE až 1152 Kbitů RAM konfigurace pomocí sériového rozhraní podpora více I/O standardů až 4 PLL až 16 globálních hodin podpora.
Tato prezentace byla vytvořena
Tato prezentace byla vytvořena
Tato prezentace byla vytvořena
Tato prezentace byla vytvořena
Obchodní akademie, Ostrava-Poruba, příspěvková organizace
CIT Kombinační obvody Díl V.
DIGITÁLNÍ OBVODY Radimír Vrba Jan Jaroš Radek Kuchta
Autor:Jiří Gregor Předmět/vzděláva cí oblast: Digitální technika Tematická oblast:Digitální technika Téma:Multiplexery Ročník:2. Datum vytvoření:únor 2012.
Projekt Anglicky v odborných předmětech, CZ.1.07/1.3.09/
Pokojový termostat řízený pomocí SMS zpráv v síti GSM
Kmitočtové syntézátory a ústředny
Kombinační logické obvody
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Jan Hrabal ME4B Sekvenční logické obvody. sekvenční logický systém Na č em závisejí hodnoty výstupních prom ě nných ? Co obsahují sekven č ní obvody ?
Provedení logických obvodů
Jan Hrabal ME4B Kombinačně logické obvody. Kodér Kodér má …………. Kdy má okamžité hodnoty na vstupech ? Chování lze popsat …………….. 1) 2) To lze zapsat do.
Kombinační logické obvody
Von Neumannovo schéma.
Tato prezentace byla vytvořena
Název školyIntegrovaná střední škola technická, Vysoké Mýto, Mládežnická 380 Číslo a název projektuCZ.1.07/1.5.00/ Inovace vzdělávacích metod EU.
Logické funkce Vojtěch Dědek Vojtěch Dědek. Jména funkcí základní:základní: Not,AND,OR,XORNot,AND,OR,XOR Předpony :Předpony : N když je funkce negovaná,N.
Tomáš Martínek Technologie FPGA Tomáš Martínek
08. Integrované obvody Marek Glöckner, ME4A, 2012
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Kombinační logické obvody
CZ.1.07/1.4.00/ VY_32_INOVACE_152_IT7 Výukový materiál zpracovaný v rámci projektu Vzdělávací oblast: Informační a komunikační technologie Předmět:Informatika.
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Kombinační logické funkce
ZÁKLADNÍ PROGRAMOVÁNÍ LINIOVÝCH SCHÉMAT POMOCÍ PLC
Logické komparátory Střední odborná škola Otrokovice
Marek Malík a František Černý, ME4A, 2012
Číslo projektuCZ.1.07/1.5.00/ Číslo materiáluVY_32_INOVACE_ENI-2.MA-17_Číslicový obvod Název školyStřední odborná škola a Střední odborné učiliště,
Nesinusové oscilátory s klopnými obvody
David Rozlílek Me4B. ? ? ? ?? Jaká paměť tvoří paměť programu ………… ? EA … kde je logická 1 a kde logická 0 ……….? ? ….. Kde je vnější a kde vnitřní paměť……….?
Kombinačne logické funkce
ALTERA Stratix – LE až 7427 Kbitů RAM tři bloky RAM pamětí rychlé DSP bloky až 12 PLL (4+8 rychlých) až 16 globálních hodin a 22 zdrojů podpora.
Poloviční a úplná sčítačka
Kombinační logické obvody
ALTERA Flex – 1960 LE − hradel třístavový I/O standard Napájení 3,3V nebo 5V přehled:
Číslo projektu CZ.1.07/1.5.00/ Číslo a název šablony klíčové aktivity
Základy číslicové techniky
Dekodéry 1 z N Střední odborná škola Otrokovice
Paralelní sčítačka a její aplikace
VY_32_INOVACE_CIT_09 Kodéry. Kodér opak dekodéru aktivní úroveň na jednom vstupu (1 z n) převádí na binární nebo BCD kód na výstupu kodér Binární.
VY_32_INOVACE_CIT_10 Multiplexery.
Kombinační logické obvody
Digitální učební materiál
Petr Fodor.
Číslicová technika.
VY_32_INOVACE_CIT_12 Komparátory.
Odborný výcvik ve 3. tisíciletí
Logické funkce a obvody
Číselné soustavy a kódy
Přenosové soustavy Autor: Pszczółka Tomáš VY_32_INOVACE_pszczolka_
Název projektu: Moderní výuka s využitím ICT
Přenosové soustavy Autor: Pszczółka Tomáš VY_32_INOVACE_pszczolka_
VY_32_INOVACE_pszczolka_ Čítače – základní stupeň
Logické funkce a obvody
Tato prezentace byla vytvořena
Logické funkce a obvody
Tato prezentace byla vytvořena
VY_32_INOVACE_CIT_11 Demultiplexery.
Číslicová technika.
Napětí a proud v obvodech
Číselné soustavy a kódy
Logické funkce a obvody
Transkript prezentace:

Kombinační logické obvody Tomáš Janda, ME4C

Kodér, dekodér P.č.: b a y0 y1 y2 y3 1 2 3

Multiplexer P.č. E A1 A0 Y 1 D1 D2 2 D3 3 D4 4

Demiltiplexer P.č. E A1 A0 Výstup Y0 1 Y1 2 Y2 3 Y3 4

Komparátor P.č. A B Y 1 2 3

Poloviční jednobitová sčítačka 1 2 3

Úplná jednobitová sčítačka Ci Ai Bi Si Ci+1 1 2 3 4 5 6 7

Systém značení logických integrovaných obvodů ____________ ______________ SN 74 LS 00 ___________________ _________________