Sekvenčné logické obvody (predmet :automatizácia)

Slides:



Advertisements
Podobné prezentace
Klopný obvod JK.
Advertisements

Bistabilní klopný obvod RS, asynchronní
PROGRAMMABLE LOGIC CONTROLLER Programovatelný logický automat.
Sekvenční logické obvody. Až dosud jsme se seznamovali s obvody, které na změnu vstupní kombinace reagují okamžitě. Bez ohledu na předchozí kombinaci.
MĚŘENÍ NA INTEGROVANÝCH OBVODECH ELEKTRICKÉ MĚŘENÍ.
AUTOMATIZAČNÍ TECHNIKA Binární a číslicové řízení.
Návrhové systémy. Název projektu: Nové ICT rozvíjí matematické a odborné kompetence Číslo projektu: CZ.1.07/1.5.00/ Název školy: Střední odborná.
NÁZEV ŠKOLY: S0Š Net Office, spol. s r.o, Orlová Lutyně AUTOR: Ing. Oldřich Vavříček NÁZEV: Podpora výuky v technických oborech TEMA: Základy elektrotechniky.
Výukový materiál zpracovaný v rámci projektu. Registrační číslo projektu: CZ 1.07/1.4.00/ Šablona: 32 Sada: F6/15 Předmět: Fyzika Ročník: 6. Jméno.
Výukový materiál zpracován v rámci projektu
VY_32_INOVACE_CIT_10 Multiplexery.
Základy automatického řízení 1
Typy programovacích technik PLC
Financováno z ESF a státního rozpočtu ČR.
Technické vybavení počítače - Počítač PC
Výukový materiál zpracován v rámci projektu EU peníze školám
Číslicová technika.
Název projektu: Moderní výuka s využitím ICT
Základní zapojení zesilovačů
Základní logické funkce
Název projektu: Moderní výuka s využitím ICT
Název projektu: Moderní výuka s využitím ICT
Škola ZŠ Masarykova, Masarykova 291, Valašské Meziříčí Autor
Autor: Pszczółka Tomáš
Výukový materiál zpracován v rámci projektu EU peníze školám
Číslicová technika.
VY_32_INOVACE_CIT_14 Registry.
Logické funkce a obvody
VY_32_INOVACE_CIT_11 Demultiplexery.
Autor: Pszczółka Tomáš
Měřící zesilovače.
Analogové násobičky.
Logické funkce a obvody
Regulácia napätia alternátora
Písmeno, slabika, slovo, veta
Monika Smoroňová ZŠ Rozhanovce V. A
SYSTÉMY SIEŤOVÉHO PLÁNOVANIA Metóda CPM
ČÍSELNÉ SÚSTAVY.
L1 cache Pamäť cache.
Stredná odborná škola automobilová Moldavská cesta 2, Košice
Nová maturitná skúška Hajduková Jana.
„Brutácia“ nepeňažného príjmu
Základná škola Seňa /2014.
Plánovanie a príprava hodiny
Trojuholníky ZŠ okružná 17 Michalovce.
Programovatelné automaty (Programmable logic controllers – PLC)
Rozpoznávanie slovných druhov alebo vetnej skladby
Časti počítača von Neumannovského typu
Vstupné zariadenia.
Využitie pracovných listov na hodinách informatiky
a jeho pôsobenie na predmety
SCIO testy Národné porovnávacie skúšky (NPS)
Učebnica: Slovenský jazyk pre 4. ročník, Autor: Z. Hirschnerová, M
Rastrova a Vektorov grafika
Elektronické voltmetre
Počítač von Neumanovského typu
Reostat a jeho použitie
Výskumný súbor.
Úvodné stretnutie k semináru z informatiky
STN EN Bezpečnosť elektrických spotrebičov pre domácnosť a na podobné účely. Časť 1: Všeobecné požiadavky EVPÚ a. s., SKTC 101 Nová Dubnica Ján.
PaedDr. Eva Kulfasová ZŠ, P. Jilemnického 1035/2, Zvolen
Obsah obdĺžnika a štvorca
Prečo rastliny rastú a starnú?
Název projektu: Moderní výuka s využitím ICT
Digitální učební materiál
Logické funkce a obvody
Název projektu: Moderní výuka s využitím ICT
Základní logické funkce
Celkový základ daně.
Základní škola Zlín, Nová cesta 268, příspěvková organizace
Transkript prezentace:

Sekvenčné logické obvody (predmet :automatizácia) Učebná pomôcka pre maturantov Ing. Eva Zeleňáková

Bloková schéma SLO Výstupné premenné (Y) SLO sú kombináciou : vstupných premenných v danom okamihu (A a B), ale aj minulými hodnotami niektorých premenných z predchádzajúceho stavu.

RS – asynchrónny RESET RS – vytvorený pomocou NOR –ov . Stav RESET po vynulovaní Stav RESET

RS – asynchrónny SET Stav SET po vynulovaní Stav SET

RS – asynchrónny ZAKÁZANÝ STAV Ak R=S=0 a R=S=1 nestabilné stavy Stav keď žiadame súčasne (REST) R=1 a (SET) S=1 => protichodné požiadavky nazývame ZAKÁZANÝ STAV.

RS – asynchrónny časový priebeh a pravdivostná tabuľka Pravdivostná tabuľka RS obvodu z NOR-ov R S Ǫ Ǭ   0/1 1 SET RESET X Zakázaný stav Časový priebeh RS obvodu z NOR-ov

Iné prevedenie RS obvodu RS – vytvorený pomocou NAND–ov . Pracuje rovnako ako RS s NOR-ov, rozdiel je v zakázanom stave => R=0 a S=0 .

Iné prevedenie RS obvodu Pravdivostná tabuľka RS obvodu z NAND-ov R S Ǫ Ǭ X Zakázaný stav 1 SET RESET 0/1 Časový priebeh RS obvodu z NAND-ov

RS – synchrónny Jeho výstup možno meniť iba počas trvania hodinového impulzu. C - hodinový impulz Ak C=0 =>obvod z NAND-ov je zablokovaný.

RS – synchrónny časový priebeh a pravdivostná tabuľka Ǫ Ǭ   0/1 1 X Zakázaný stav Časový priebeh RS – synchrónneho obvodu je označený červenou farbou

Grafické značky RS obvodov Grafická značka RS synchrónneho obvodu Grafická značka RS asynchrónneho obvodu

D- preklápací obvod Odstraňuje zakázaný stav, tým že na vstupe je RS invertor. D C Ǫ n+1 x Ǫ n zachovanie pôvodného stavu 1 log.0 log.1 Pravdivostná tabuľka a priebeh D obvodu Princíp a grafická značka D obvodu

JK- preklápací obvod Nemá zakázané stavy, preklopenie nastáva iba ak C =1. J K Ǫn+1 Ǫn zachovanie stavu J=K=0 1 vynulovanie J=0, K=1 nastavenie J=1, K=0 Ǭn znegovanie stavu J=K=1 Pravdivostná tabuľka a priebeh JK obvodu Principiálne zapojenie a grafická značka JK obvodu

T- preklápací obvod => T Ǫn+1 Ǫn nepreklápa 1 Ǭn preklápa Ǫn nepreklápa 1 Ǭn preklápa => Pravdivostná tabuľka T obvodu Princíp a grafická značka T obvodu Priebeh signálov v T obvode

Literatúra J. Kesl : Číslicová elektronika www.cs.umd.edu www.wikipedia.org/wiki/Flip-flop Ďakujem za pozornosť !