TEP Charakteristika ATmega č.2. Charakteristika ATmega Téma Charakteristika ATmega TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.

Slides:



Advertisements
Podobné prezentace
CIT Paměti Díl X.
Advertisements

ProBot © Ondřej Staněk.
Na velikosti (ne)záleží aneb Úvod do programování jednočipů
Architektury počítačů a paralelných systémů
Mikroprocesory Procesory. Procesor je synchronní zařízení provádí operace s daty je programovatelný pomocí mikroinstrukcí je více rodin procesorů (jednočipy.
Otázky k absolutoriu HW 1 - 5
Procesory Filip Skulník.
Zpracování programu programovatelným automatem. Zpracování programu na PA se vykonává v periodicky se opakujícím uzavřeném cyklu, tzv. scanu. Nejprve.
Student EEICT 2005 / Aleš Povalač1 Implementace Dallas 1-Wire slave protokolu v mikroprocesoru AVR Aleš POVALAČ.
TEP Způsoby adresace č.6. Způsoby adresace Téma Způsoby adresace TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
Výukový program: Mechanik - elektrotechnik Název programu: Číslicová technika - mikroprocesory III. ročník Mikrořadiče Vypracoval : Vlastimil Vlček Projekt.
Informatika I 7.a 8. hodina 4. týden.
TEP Paměť ATmega č.3. Paměť ATmega Téma Paměť ATmega TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
Václav Bartoněk, 6. G MěVG Klobouky u Brna
Implementace USB rozhraní AVR mikrořadičem Diplomová práce Implementace USB rozhraní AVR mikrořadičem Vypracoval: Jan Smrž Vedoucí práce: Ing. Pavel Kubalík.
DIGITÁLNÍ UČEBNÍ MATERIÁL Číslo projektuCZ.1.07/1.5.00/ Název projektuEU peníze středním školám Masarykova OA Jičín Název školyMASARYKOVA OBCHODNÍ.
Základy mikroprocesorové techniky
David Rozlílek ME4B. Co jsou to paměti ? slouží k uložení programu, kteý řídí ? Slouží k ukládaní…..?.... a ……? operací v.
Paměťové obvody a vývoj mikroprocesoru
Cvičení z NMS Rozvrh cvičení Přehled použitého hardware
= monolitický integrovaný obvod obsahující kompletní mikropočítač
Základní vlastnosti A/D převodníků
TEP Časovač 0 č.4. Téma Časovač 0 TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
Obvody vysoké integrace © 2004, Martin Dobrovolný.
TEP Přerušení č.7. Přerušení Téma Přerušení TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
TEP EEPROM č.8. EEPROM Téma EEPROM TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
Architektury mikropočítačů
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Tato prezentace byla vytvořena
Zuzana Máslová Zuzana Máslová GIO Semily GIO Semily Nad Špejcharem Semily Nad Špejcharem Semily / /2008 Informace.
Jaroslav Krahula.  OSC - ? ROM - ? RAM - ? Č/Č - ? CPU - ? ŘS - ? SP - ? LPT -?
Roman Kysel.  Jaké jsou základní parametry pamětí ? ◦ Kapacita ◦ přístupová doba ◦ přístupová rychlost ◦ Statičnost/dynamičnost ◦ Energetická závislost.
Technické prostředky PLC OB21-OP-EL-AUT-KRA-M Ing. Petr Krajča.
Začátky mikroprocesorů
TEP Zápis do paměti EEPROM č.18. Zápis do paměti EEPROM Téma Zápis do paměti EEPROM TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
TEP ADC převodník č.5. ADC převodník Téma ADC převodník TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
Popis obvodu 8051 Ondřej Šebesta.
Popis obvodu 8051.
Srovnání mikrokontrolerů
Procesor Renesas H8S/2633F.
Výrok „Vypadá to, že jsme narazili na hranici toho, čeho je možné dosáhnout s počítačovými technologiemi. Člověk by si ale měl dávat pozor na takováto.
Mikroprocesor.
ALTERA Stratix – LE až 7427 Kbitů RAM tři bloky RAM pamětí rychlé DSP bloky až 12 PLL (4+8 rychlých) až 16 globálních hodin a 22 zdrojů podpora.
Rozšiřující deska pro 56F8023. Blokové schéma rozšiřující desky.
Procesory pro kapesní počítače Sem. práce 31SCS Tomáš Hanikýř
Procesory.
Digitální signálový procesor (DSP) Digitální signálový kontrolér (DSC) Blokové schéma mikroprocesroru.
Číslo projektu CZ.1.07/1.5.00/ Název školy Gymnázium Česká a Olympijských nadějí, České Budějovice, Česká 64 Název materiálu VY_32_INOVACE_IVT_1_KOT_04_PROCESOR.
Technika počítačů 3. Mikroprocesory © Milan Keršlágerhttp:// Obsah: ●
Orbis pictus 21. století Tento projekt je spolufinancován Evropským sociálním fondem a státním rozpočtem České republiky Blokové schéma počítače.
Odborný výcvik ve 3. tisíciletí Tato prezentace byla vytvořena v rámci projektu.
Mikropočítačová technika Úvod do mikropočítačové techniky a její aplikací.
Odborný výcvik ve 3. tisíciletí Tato prezentace byla vytvořena v rámci projektu.
PC základní jednotka.
Programování mikropočítačů Platforma Arduino
Výukový materiál zpracován v rámci projektu
Digitální učební materiál
Inicializace portů mikrokontroléru
MIKROPROCESOROVÁ TECHNIKA
Vývojový kit Freescale M68EVB908GB60
Výukový materiál zpracován v rámci projektu
Výukový materiál zpracován v rámci projektu
Jednočipové počítače – základní struktura
Mikropočítač Vnitřní struktura 2
Mikropočítač Vnitřní struktura 1
Využití ICT pro rozvoj klíčových kompetencí CZ.1.07/1.5.00/
Výukový materiál zpracován v rámci projektu
1. ročník oboru Mechanik opravář motorových vozidel
Číslicové měřící přístroje
Využití ICT pro rozvoj klíčových kompetencí CZ.1.07/1.5.00/
Transkript prezentace:

TEP Charakteristika ATmega č.2

Charakteristika ATmega Téma Charakteristika ATmega TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP

Charakteristika Harvardská architektura s oddělenou paměti programu a dat Procesor typu RISC Charakteristika ATmega

Architektura CISC a RISC CISC Complex Instruction Set Computer Instrukční sada obsahuje velmi široký okruh instrukcí Instrukce mají proměnlivou délku slova Vykonávání instrukce trvá různou dobu

RISC R educed Instruction Set Computer Instrukční sada je zúžena; potřebné instrukce se vykonávají programově Instrukce mají konstantní délku slova Vykonávání instrukce trvá stejnou dobu Registry jsou univerzální Procesory CISC a RISC

Architektura AVR

Paměť Paměť programu typu flash Paměť dat typu SRAM pro registry I/O a data EEPROM pro ukládání dat

Funkční bloky Časovač – odměřuje časové intervaly, čítá impulzy, generuje signály PWM (šířková modulace) A/D převodník – převádí analogovou veličinu na digitální Analogový komparátor – porovnává analogové vstupy UART – přijímač a vysílač sériového kanálu Watchdog – hlídání běhu programu

Funkční bloky ISP - programování flash paměti v systému SPI - sériové rozhraní přídavných zařízení I/O - vstup výstupní porty RTC - hodiny reálného času

Kontrolní úkoly  Jakou architekturu používají mikropočítače AVR?  Jaké funkční bloky obsahuje mikropočítač AVR? 