ALTERA Cyclone II 4608 – 68416 LE až 1152 Kbitů RAM konfigurace pomocí sériového rozhraní podpora více I/O standardů až 4 PLL až 16 globálních hodin podpora.

Slides:



Advertisements
Podobné prezentace
CIT Paměti Díl X.
Advertisements

CIT Posuvné registry Díl VIII.
Na velikosti (ne)záleží aneb Úvod do programování jednočipů
Digitální učební materiál
Rozdělení registrů.
Otázky k absolutoriu HW 1 - 5
ProASIC™ 500K Family. Rysy a užitné vlastnosti Vysoká kapacita  až systémových hradel  14 kbit až 63 kbit Dual-Port SRAM 106 až 440.
Sběrnice.
Klopný obvod JK.
Klopné obvody RS JK D asynchronní K.O. základní klopné obvody
Tato prezentace byla vytvořena
Základy mikroprocesorové techniky
Systémové sběrnice PC Kateřina Pásková 4.Z1.
Obchodní akademie, Ostrava-Poruba, příspěvková organizace
MIT Paměti Díl I leosjuranek.cz/mit. Paměti Téma: Paměti MIT Předmět: MIT 3 Ročník: 3 Juránek Leoš Ing. Autor: Juránek Leoš Ing Verze:
Komunikační moduly C2COM a CSAIO8x
Výukový program: Mechanik - elektrotechnik Název programu: Číslicová technika - mikroprocesory III. ročník Mikrořadiče Vypracoval : Vlastimil Vlček Projekt.
S BĚRNICE PRO GRAF. KARTY Funkce graf. karet Rendering.
Sběrnice I. Sběrnice v počítačích. Sběrnice I. Sběrnice v počítačích.
Sběrnice = soustava vodičů, která umožňuje přenos signálů mezi jednotlivými částmi počítače. Přenáší data a zajišťuje komunikaci.
Václav Bartoněk, 6. G MěVG Klobouky u Brna
PicoBlaze, MicroBlaze, PowerPC
Paměťové obvody a vývoj mikroprocesoru
Tato prezentace byla vytvořena
TEP Charakteristika ATmega č.2. Charakteristika ATmega Téma Charakteristika ATmega TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
= monolitický integrovaný obvod obsahující kompletní mikropočítač
Základní vlastnosti A/D převodníků
Klopné obvody pro realizaci čítačů a registrů
Rozdělení registrů.
Sekvenční logické obvody
Gymnázium, SOŠ a VOŠ Ledeč nad Sázavou I NFORMAČNÍ A KOMUNIKAČNÍ TECHNOLOGIE Ing. Jan Roubíček.
Kombinační logické obvody
FPGA Actel – PLICE based Semestrální práce z předmětu AP Vypracoval: Zdeněk Suchomel
Provedení logických obvodů
sčítačka proudů sčítačka napětí násobičky
Von Neumannovo schéma.
ADC / DAC. Analog Digital Converter (ADC) Jádra 56F802X a 56F803X obsahují 2 A/D převodníky s parametry:  12 bitové rozlišení  Max. hodinová frekvence.
Tomáš Martínek Technologie FPGA Tomáš Martínek
Autor:Ing. Peter Podoba Předmět/vzdělávací oblast:Digitální technika Tematická oblast:Mikroprocesorová technika Téma:Atmel AVR - registry Ročník:4. Datum.
TEP ADC převodník č.5. ADC převodník Téma ADC převodník TEP Předmět TEP Juránek Leoš Ing. Autor Juránek Leoš Ing. TEP.
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Popis obvodu 8051.
Srovnání mikrokontrolerů
Autor:Jiří Gregor Předmět/vzdělávací oblast: Digitální technika Tematická oblast:Digitální technika Téma:Statické paměti RWM – RAM 2. část Ročník:3. Datum.
Výrok „Vypadá to, že jsme narazili na hranici toho, čeho je možné dosáhnout s počítačovými technologiemi. Člověk by si ale měl dávat pozor na takováto.
Nesinusové oscilátory s klopnými obvody
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Mikroprocesor.
ALTERA Stratix – LE až 7427 Kbitů RAM tři bloky RAM pamětí rychlé DSP bloky až 12 PLL (4+8 rychlých) až 16 globálních hodin a 22 zdrojů podpora.
XILINX 3000, 4000 Obvody 2. generace FPGA 0,25  m technologie až hradel frekvence do 100 MHz Minule:
Inovace Modelu Robota Bakalářská práce
ALTERA Flex – 1960 LE − hradel třístavový I/O standard Napájení 3,3V nebo 5V přehled:
Programovatelné automaty Popis PLC 02
Název školy: Střední odborná škola stavební Karlovy Vary Sabinovo náměstí 16, Karlovy Vary Autor: Ing. Hana Šmídová Název materiálu: VY_32_INOVACE_10_NEUMANN_S1.
ALU Aritmeticko-logická jednotka
VY_32_INOVACE_CIT_04 Technika TTL a CMOS.
Inicializace portů mikrokontroléru
Výukový materiál zpracován v rámci projektu
Petr Fodor.
Hardware jednočipových počítačů I
Prezentace flash FPGA firmy ACTEL Vladimír Měsíček
Programování mikropočítačů
Výukový materiál zpracován v rámci projektu
Číslicová technika.
Tato prezentace byla vytvořena
Číslicová technika.
Číslicové měřící přístroje
Měřící zesilovače - operační zesilovače
Základná schéma počítača
Projekt Anglicky v odborných předmětech, CZ.1.07/1.3.09/
Transkript prezentace:

ALTERA Cyclone II 4608 – LE až 1152 Kbitů RAM konfigurace pomocí sériového rozhraní podpora více I/O standardů až 4 PLL až 16 globálních hodin podpora externích pamětí RAM vestavěné 18x18 bitové násobičky

Přehled

Funkční popis řádkové a sloupcové propojení mezi LAB, pamětí a násobičkami každý LAB (logic aray block) se skládá z 16 LE (logic element), bloky jsou v řádcích a sloupcích M4K dual port paměť se 4kbity (4608b), bloky mezi určitými LABs I/O piny ovládané IOE (IO element) umístěné na koncích řádků a sloupců LAB násobičky mohou pracovat jako dvě 9x9b nebo jedna 18x18b

Blokový diagram

Přehled

Struktura a propojení LAB

LAB každý LAB obsahuje 16 LE, kontrolní signály, lokální spojení, LUT (look up table) (logická funkce) a registry lokální spojení lze provést v rámci LAB nebo se sousedními LAB, M4K RAM, PLL nebo IOE

Lokální spojení

Přehled řídících signálů

LE logic element obsahuje čtyřvstupovou LUT (log. funkce) programovatelný registr (D,T,JK,SR), řetězec carry podporuje dynamické přičítání a odčítání bitů všechny typy propojení:lokální, řádkové, sloupcové, řetězení LUT, řetězení registrů a přímé propojení pracuje v normálním nebo aritmetickém módu

LE logic element

LE normální mód vhodný pro realizaci logických a kombinačních funkcí

LE aritmetický mód vhodný pro realizaci sčítaček, čítačů, komparátorů...

R4 a R24 interconnect horizontální spojení přes 4(R4) nebo až 24(R24) sloupců

C4 a C16 interconnect vertikální spojení přes 4(C4) nebo až 16(C16) řádků

Paměť bloky 4608 bitů RAM 250 MHz true dual port, siple dual port, single port možný byte přístup shift registr a FIFO buffer paritní bity různé hodinové módy

Paměť

Hodiny až 16 vstupních pinů pro hodiny až 16 globálních hodin PLL výstupy a dual purpose clock piny (až 20) mohou také řídit hodiny hodiny lze zavést do všech bloků LE, IOE, M4K RAM dynamické povolování hodin a výběr zdroje hodin

Hodiny

Vestavěné násobičky optimalizované pro DSP funkce (FIR filtry, FFT,...) funkce 18x18b nebo dvě násobičky 9x9b obsahuje vstupní a výstupní obvody a registry násobení se znaménkem nebo bez propojení R4, C4 nebo přímé v řádku

Propojení násobičky

I/O vlastnosti vyhovuje 3,3V, 32/64bit, 33/66MHz PCI JTAG ( Joint Test Action Group ) a BST ( boundary-scan test ) podpora třístavové budiče nastavení rychlosti přeběhu programovatelný pull up rezistor programovatelné zpoždění nastavitelný výstup jako otevřený kolektor nastavení výstupního napětí a proudu (3,3V, 2,5V, 1,8V, 2-24mA podle IO standardu) 1,5 – 3,3V tolerantní vstupy

I/O propojení

I/O struktura

IO podporované standardy