Stáhnout prezentaci
Prezentace se nahrává, počkejte prosím
1
VY_32_INOVACE_pszczolka_ 06-3-07-Vstupy a výstupy čítače
Přenosové soustavy VY_32_INOVACE_pszczolka_ Vstupy a výstupy čítače Autor: Pszczółka Tomáš Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám - OP VK 1.5. CZ.1.07/1.5.00/ – Individualizace a inovace výuky
2
Anotace Žák získá základní znalosti z oblasti integrovaných čítačů.
Bude znát jejich: Vlastnosti Strukturu Popis vývodů
3
Integrované čítače – návaznost, aktivizace
S čítači jsme se již seznámili v souvislosti s aplikací klopných obvodů. Jsou to tedy sekvenční logické systémy, které čítají hodinové impulzy. Budeme zde popisovat obvody: Integrovaný čítač 7490 Integrovaný čítač 7492 Integrovaný čítač 7493
4
Integrovaný čítač 7490 - popis
Je to čtyřbitový asynchronní dekadický čítač Skládá se ze 4 JK klopných obvodů Struktura integrovaného čítače je rozdělená na čítač modulo 2 a modulo 5. Tedy jedná se o dva samostatné čítače, které můžeme spojit za sebe (Q0 s CP2). Získáme pak čítač modulo 10.
5
Integrovaný čítač 7490 - popis
Obsahuje nulovací obvod Navíc má nastavovací (set) obvod Reaguje na sestupnou hranu Obrázek 1: Pouzdra integrovaného čítače 7490 [2]
6
Integrovaný čítač 7490 - popis
Popis vývodu: CP1 - Vstup čítače modulo 2 CP2 - Vstup čítače modulo 5 MR1, MR2 – Vstupy nulování Q0, Q1, Q2, Q3 – Výstupy čítače MS1, MS2 – Vstupy nastavení Obrázek 2: a) Zapojení vývodu pouzdra 7490 [1] b) Struktura 7490 [1]
7
Integrovaný čítač 7492 - popis
Je to čtyřbitový asynchronní dekadický čítač Skládá se ze 4 JK klopných obvodů Struktura integrovaného čítače je rozdělená na čítač modulo 2 a modulo 6. Tedy jedná se o dva samostatné čítače, které můžeme spojit za sebe (Q0 s CP2). Obsahuje nulovaní obvod Reaguje na sestupnou hranu
8
Integrovaný čítač 7493 - popis
Je to čtyřbitový asynchronní binární čítač → čítá do 15 (modulo 16). Skládá se ze 4 JK klopných obvodů (stejně jako u JK asynchronního, avšak obvod A není propojen s obvodem B). Struktura integrovaného čítače je rozdělená na čítač modulo 2 a modulo 8. Tedy jedná se o dva samostatné čítače, které můžeme spojit za sebe (Q0 s CP2). Reaguje na sestupnou hranu
9
Integrovaný čítač 7493 - popis
Popis vývodu: CP1 - Vstup čítače modulo 2 CP2 - Vstup čítače modulo 8 MR1, MR2 – Vstupy nulování Q0, Q1, Q2, Q3 – Výstupy čítače Obrázek 3: a) Zapojení vývodu pouzdra 7493 [1] b) Struktura 7493 [1]
10
POUŽITÁ LITERATURA JEDLIČKA, Petr. Přehled obvodů řady TTL vyd. Praha: BEN - technická literatura, 2005, 287 s. ISBN INDUCTIVELOAD. DIP14, 7490 [online]. 2009, [cit ]. Dostupné z:
Podobné prezentace
© 2024 SlidePlayer.cz Inc.
All rights reserved.