Logické funkce a obvody

Slides:



Advertisements
Podobné prezentace
Sekvenční logický obvod-úvod
Advertisements

Bistabilní klopný obvod D, synchronní
Název školyIntegrovaná střední škola technická, Vysoké Mýto, Mládežnická 380 Číslo a název projektuCZ.1.07/1.5.00/ Inovace vzdělávacích metod EU.
Bistabilní klopný obvod RS, asynchronní
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Název školyIntegrovaná střední škola technická, Vysoké Mýto, Mládežnická 380 Číslo a název projektuCZ.1.07/1.5.00/ Inovace vzdělávacích metod EU.
ČÍSLICOVÁ TECHNIKA asynchronní čítače
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Orbis pictus 21. století Tato prezentace byla vytvořena v rámci projektu.
Výpis z pravdivostní tabulky a následná minimalizace
ZAPOJENÍ LOGICKÝCH FUNKCÍ POMOCÍ OBVODŮ NOT, OR, AND, NOR, NAND
ZÁKLADNÍ LOGICKÉ FUNKCE
KARNAUGHOVY MAPY MINIMALIZACE FUNKCE
ČÍSLICOVÁ TECHNIKA KARNAUGHOVY MAPY
BCD sčítačka Střední odborná škola Otrokovice
Optoelektronika VY_32_INOVACE_pszczolka_ Další spojovací prvky Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám.
Optoelektronika VY_32_INOVACE_pszczolka_ Optická komunikační soustava Tento výukový materiál byl zpracován v rámci projektu EU peníze středním.
Elektronické zesilovače
Optoelektronika VY_32_INOVACE_pszczolka_ Opakování Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám - OP VK 1.5.
Elektronické zesilovače
Elektronické zesilovače VY_32_INOVACE_rypkova_ Shrnutí – myšlenkové mapy Tento výukový materiál byl zpracován v rámci projektu EU peníze středním.
Elektronické zesilovače VY_32_INOVACE_rypkova_ Nastavení a stabilizace pracovního bodu Tento výukový materiál byl zpracován v rámci projektu EU.
Číselné soustavy a kódy
Elektronické zesilovače VY_32_INOVACE_rypkova_ Výkonový zesilovač Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám.
Přenosové soustavy VY_32_INOVACE_pszczolka_ Digitálně/Analogové převodníky Tento výukový materiál byl zpracován v rámci projektu EU peníze středním.
Přenosové soustavy VY_32_INOVACE_pszczolka_ Synchronní čítač Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám -
Logické funkce dvou proměnných, hradlo
Optoelektronika VY_32_INOVACE_pszczolka_ Jednovidová vlákna Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám - OP.
Číslo projektuCZ.1.07/1.5.00/ Číslo materiáluVY_32_INOVACE_ENI-2.MA-18_Rozdělení logických obvodů Název školyStřední odborná škola a Střední odborné.
Elektronické zesilovače
Elektronické zesilovače
Odborný výcvik ve 3. tisíciletí Tato prezentace byla vytvořena v rámci projektu.
Logické funkce a obvody VY_32_INOVACE_pszczolka_ OR_NOT_NOR Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám.
VY_32_INOVACE_Rypkova_ Stereofonie
Logické funkce a obvody
Elektronické součástky a obvody
VY_32_INOVACE_Rypkova_ Elektroakustické měniče - reproduktory
Číselné soustavy a kódy
VY_32_INOVACE_pszczolka_ Čítače - test
Elektronické součástky a obvody
Elektrické měřící přístroje
Číslicová technika.
VY_32_INOVACE_CIT_12 Komparátory.
Logické funkce a obvody
Číselné soustavy a kódy
VY_32_INOVACE_pszczolka_ Registry – paralelní, sériový
Logické funkce a obvody
Přenosové soustavy Autor: Pszczółka Tomáš VY_32_INOVACE_pszczolka_
Přenosové soustavy Autor: Pszczółka Tomáš VY_32_INOVACE_pszczolka_
Číselné soustavy a kódy
Přenosové soustavy Autor: Pszczółka Tomáš VY_32_INOVACE_pszczolka_
VY_32_INOVACE_pszczolka_ Čítače – základní stupeň
Autor: Pszczółka Tomáš
Číselné soustavy a kódy
Logické funkce a obvody
VY_32_INOVACE_pszczolka_ Registry - test
Elektronické součástky a obvody
VY_32_INOVACE_pszczolka_ Registr kruhový - aplikace
Číselné soustavy a kódy
Logické funkce a obvody
Logický výraz VY_32_INOVACE_08_153
Autor: Pszczółka Tomáš
Číslicová technika.
Logické funkce a obvody
Logické funkce a obvody
Logické funkce a obvody
Číselné soustavy a kódy
Logické funkce a obvody
Elektronické součástky a obvody
Logické funkce a obvody
Transkript prezentace:

Logické funkce a obvody VY_32_INOVACE_pszczolka_07-3-13-generator_parity Autor: Pszczółka Tomáš Tento výukový materiál byl zpracován v rámci projektu EU peníze středním školám - OP VK 1.5. CZ.1.07/1.5.00/34.0195 – Individualizace a inovace výuky

Anotace Žák pozná složitější logický obvod - generátor parity a bude chápat jeho strukturu a funkci. Dále na základě dřívějších teoretických poznatků, bude schopen simulovat funkci obvodu.

Generátor parity - Úvod Patří do oblasti kombinačních logických obvodů a je realizovaný z ExOR logických členů. Je schopen rozpoznat chybu v binárním slově. Při přenosech číslicového signálu generátor parity generuje tzv. paritní bit (PB).

Generátor parity – Princip I Pro připomenutí: Pravdivostní tabulka ExOR Princip činnosti lze rozdělit na následující oblasti: Bude-li v dvojkové informaci sudý počet okamžitých logických jedniček, tak bude PB=0. Bude-li v dvojkové informaci lichý počet okamžitých logických jedniček, tak bude PB=1.

Generátor parity – Princip II Paritní bit je většinou přenášen společně se vstupním slovem a na vzdáleném místě se snímá druhý paritní bit.

Generátor parity – Princip III Výstupní logický člen ExOR porovná oba PB a může nastat jedna ze dvou situací: PB1 = PB2 Přenášené slovo je v pořádku. PB1 ≠ PB2 Někde při přenosu slova vznikla chyba v jednom bitu. PB1 ≠ PB2 – výstup CH=1 (Chyba). PB1 = PB2 – výstup Ch=0. Opakujte.: Pravdivostní tabulka ExOR

Generátor Parity – Chyba ve více bitech Předpokládá se, že zde vznikne chyba pouze v jednom bitu přenášeného slova. V případě vzniku přenosové chyby ve 2, 4... bitech, chyba nebude odhalena! Tato nekorektnost je dána stavbou generátoru. Protože při dvojí chybě pořád PB zůstane stejný!

POUŽITÁ LITERATURA KESL, Jan. Elektronika 3: Číslicová technika. 2. vyd. Praha: BEN - technická literatura, 2008, ISBN 978-80-7300-182-7