Prezentace se nahrává, počkejte prosím

Prezentace se nahrává, počkejte prosím

BPGA RS Logix 500 a Logix 5000 Ing. Radek Štohl, Ph.D.

Podobné prezentace


Prezentace na téma: "BPGA RS Logix 500 a Logix 5000 Ing. Radek Štohl, Ph.D."— Transkript prezentace:

1 BPGA RS Logix 500 a Logix 5000 Ing. Radek Štohl, Ph.D.
Vysoké učení technické v Brně Fakulta elektrotechniky a komunikačních technologií Ústav automatizace a měřicí techniky BPGA RS Logix 500 a Logix 5000 Ing. Radek Štohl, Ph.D.

2 Obsah RS Linx RS Logic 500 RS Logix 5000 Komunikace s PLC
Náhled do konfigurace PLC RS Logic 500 Vývojové prostředí Hardwarová konfigurace PLC Definice úloh (Task) Definice proměnných (Tag) Ladder RS Logix 5000

3 Laboratoř E132 – Zasíťování
University Internet Ethernet/IP DeviceNet DH+

4 RS Linx

5

6 Výběr driveru sítě

7 Konfigurace driveru sítě Ethernet/IP

8 Konfigurace driveru pro RS232

9 RS Logix 500 Vývojové prostředí Hardwarová konfigurace PLC
Popis jednotlivých částí Hardwarová konfigurace PLC Definice proměnných (Tag) Tagy procesoru Aliasy Tag S Tag Timmer a Counter Ladder Symboly Editace tagů

10

11 Vytvoření projektu Výběr CPU

12 Vytvoření projektu Definování cesty k PLC

13 Vytvoření projektu Konfigurace I/O modulů

14 Definice proměnných (Tag)
Tagy procesoru Aliasy Tag S Tag Timmer a Counter

15

16 Timer T1.TT – timer běží T1.DN – timer dočasoval

17 Counter C1.CU, C1. CD – čítač čítá C1.DN – čítač je naplněn
C1.OV – přetekl tag .ACC C1.UV – podtekl tag .ACC

18 Ladder Příčky, odbočky Kontakty Cívky Counter, timer
Matematické a logické operace

19 Kontakty XIC, XIO OSR OTE OTL, OTU Cívky

20 Timer a Counter Typy časovačů: Typy čítačů: Instrukce RES TON, TOF
CTU, CTD Instrukce RES

21 Matematické operace a porovnání
ADD, SUB EQU, NEQ LES, GRT LEQ, GER AND, OR, XOR, NOT

22 RS Logix 5000 Vývojové prostředí Hardwarová konfigurace PLC
Popis jednotlivých částí Hardwarová konfigurace PLC Vložení I/O modulu Konfigurace modulu Definice proměnných (Tag) Tagy procesoru Aliasy Tag S Tag Timmer a Counter Ladder Symboly Editace tagů

23

24 On-line panel Změna režimu PLC Load a upload aplikace
Základní informace o PLC Force Tagy Editace aplikace - zámek

25 Struktura PLC Informace o PLC Tagy kontroleru Úlohy Trendy Datové typy
Hlavní task Subroutine Tagy Trendy Datové typy I/O konfigurace Stavový řádek PLC

26 Panel nástrojů prvků daného programovacího jazyka
Propojení s PLC Propojení na RSLinx Nastavení aktuální cesty k PLC Panel nástrojů prvků daného programovacího jazyka

27 Okno hlavního programu

28 Informační okno Chybové okno Okno výsledků

29 Vytvoření projektu Výběr chasi Výběr CPU Definování cesty k PLC

30 Vytvoření projektu Konfigurace I/O modulů

31 Vytvoření projektu Název modulu, popis Revize – Majoritní, minoritní
Pozice v chasi - Slot

32 Definice proměnných (Tag)
Tagy procesoru Aliasy Tag S Tag Timmer a Counter

33

34 Definice Aliasů

35 Další typy tagů Předdefinované struktury proměnných
Definice polí – počet prvků a dimenze

36 Vlastnosti tagu Pravé tlačítko myši nebo ALT + ENTER

37 Vlastnosti tagu Typ tagu Datový typ Styl zobrazení

38 Systémový tag S S:FS – příznak prvního skenu PLC
S:N – výsledek aritmetického výpočtu je záporný (pro instrukce XIC, XIO, OTE, OTL a OTU) S:Z - výsledek aritmetického výpočtu je nula (pro instrukce XIC, XIO, OTE, OTL a OTU) S:V – přetečení tagu – test, zda tak odpovídá rozsahu pro daný typ (pro instrukce XIC, XIO, OTE, OTL a OTU) S:C – příznak Carry (pro instrukce XIC, XIO, OTE a OTU) S:MINOR – příznak malé chyby (pro instrukce XIC, XIO, OTE, OTL a OTU)

39 Ladder Příčky, odbočky Kontakty Cívky Counter, timer
Matematické a logické operace

40 Kontakty XIC, XIO ONS OSR, OSF OTE OTL, OTU Cívky

41 Timer Definovat Tag se strukturou Timer T1.TT – timer běží
T1.DN – timer dočasoval Typy časovačů: TON, TOF Instrukce RES

42 Counter Definovat Tag se strukturou Counter C1.CU, C1. CD – čítač čítá
C1.DN – čítač je naplněn C1.OV – přetekl tag .ACC C1.UV – podtekl tag .ACC Typy čítačů: CTU, CTD Instrukce RES

43 Matematické operace a porovnání
ADD, SUB EQU, NEQ LES, GRT LEQ, GER AND, OR, XOR, NOT


Stáhnout ppt "BPGA RS Logix 500 a Logix 5000 Ing. Radek Štohl, Ph.D."

Podobné prezentace


Reklamy Google